首页 > 代码库 > TI_DSP_corePac_带宽管理 - 1.2(仲裁寄存器)
TI_DSP_corePac_带宽管理 - 1.2(仲裁寄存器)
下图为仲裁寄存器,重要的是理解SDMAARB寄存器,在该寄存器中只需要设计MAXWAIT值,PRI(优先级)设置要在外设(如FFTC,AIF2等)提供的仲裁寄存器中设置,因为是外设在访问slave,所以他们最清楚应该设置多大的优先级。如下述代码(在每个CPU上都要设置类似的代码,这样才能对每个corePac中的资源起作用,即当FFTC,AIF2等外设访问各个corePac中的资源的时候,会采用相应CPU上设置的优先级进行访问):
/*Configure FFTC CDMA priority*/
*(u32*)(0x021F020C) = 0x00010001; /*FFTCA CDMA priority configuration*/
/*Configure AIF2 CDMA priority*/
*(u32*)(0x01F1400C) = 0x00010000;
声明:以上内容来自用户投稿及互联网公开渠道收集整理发布,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任,若内容有误或涉及侵权可进行投诉: 投诉/举报 工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。