首页 > 代码库 > 信号的上升沿与周期(高速信号与高频信号)
信号的上升沿与周期(高速信号与高频信号)
在硬件设计中经常需要对频率比较高的信号进行特殊照顾,比如DDR3内存的频率经常能达到1GHz以上,PCB布线的时候通常要考虑到信号完整性的问题,做阻抗匹配和严格的拓扑结构,但实际分析信号完整性的时候,我们的研究对象是信号的上升沿时间,在数字信号中上升沿和信号频率没有必然联系,所以归根结底我们对高频信号的特殊照顾,都是从其上升沿时间的角度出发的,也就是说上升沿时间短的高速信号是我们在硬件设计中需要特殊照顾的对象,而不是高频信号。对一个周期为1KHz的低频信号,如果它的上升沿时间很短,这个信号就是高速信号,只是说通常频率较高的信号上升沿也会较短,所以我们在做硬件设计的时候对高频信号会比较在意。高速信号的定义与上升沿时间有关,而高频信号的定义与信号的周期有关,两者是不同的。
信号完整性的研究对象是整个信号频谱中的高频分量,因为高频分量波长短对传输线的长度有要求,频率越高其电气特性的有效长度越短,如果我们的走线长于有效长度的1/6,则需要考虑用阻抗匹配来保持信号的完整性。典型的FR-4印制电路板(PCB)的内层走线信号有效长度为5.6in,而对于外层走线,由于传播延迟要小一些,有效长度更短。
信号的上升沿与周期(高速信号与高频信号)
声明:以上内容来自用户投稿及互联网公开渠道收集整理发布,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任,若内容有误或涉及侵权可进行投诉: 投诉/举报 工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。