首页 > 代码库 > 信号完整性之差分对设计6(后布线分析)

信号完整性之差分对设计6(后布线分析)

对已经完成布线的差分对进行后布线分析。

(1)执行菜单命令Analyze-Preferences,选择Interconnect Models,设置互连参数如图:


(2)单击OK,关闭对话框。

(3)打开Allegro Constraint Manager,执行Tools-Options,弹出Options窗口,按图进行设置:


(4)在Allegro Constraint Manager执行Objects-Filter,弹出Filter窗口,设置如图:

(5)单击OK,关闭Filter窗口。

(6)在Allegro Constraint Manager双击Net-Routing-Differential Pair:


(7)选择Objects表格中的DIFFLOOPIN单击右键,选择SigXplorer,弹出SigXplorer PCB SI GXL窗口:


(8)从SigXplorer PCB SI GXL执行Analyze-Preferences,弹出对话框设置Pulse Stimulus参数:


(9)设置Simulation Parameters参数:


(10)单击OK,关闭Analysis Preferences对话框,执行Analyze-Simulate,仿真完成后弹出SigWave仿真波形:


(11)选择PCI5 U37 39_PCI5 U37 38_diff,右击选择Display。


(12)执行Graph-Eye Diagram Mode,显示指定区域(0~1.7ns):


(13)添加标志线:


(14)SigWave执行File-Exit。

(15)SigXplorer执行File-Exit。

(16)Allegro Constraint Manager执行File-Close。

(17)Allegro PCB SI GXL执行File-Exit。

完。