首页 > 代码库 > PCB Layout高速电路设计小知识点
PCB Layout高速电路设计小知识点
1、单位:1mil = 0.0254mm
2、default线宽及线距(综合考虑高速电路性能及PCB板厂制程能力):6mil
3、差分走线特征阻抗:100ohm
4、3W原则,即线间距采用3倍线宽,多用于时钟线,差分线等系统关键高速走线
5、高速电路:数字电路频率在50MHz以上即称为高速电路
6、高速信号:约定线传播延时大于1/2的信号驱动端的上升时间的信号为高速信号,并会产生传输线效应
7、IBIS模型:信号完整性分析中普遍采用的仿真模型
8、33ohm端接电阻:阻抗匹配是为了使源和目的端的阻抗大致相等,从而减少信号在传输线上来回反射的损耗
PCB Layout高速电路设计小知识点
声明:以上内容来自用户投稿及互联网公开渠道收集整理发布,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任,若内容有误或涉及侵权可进行投诉: 投诉/举报 工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。