首页 > 代码库 > 高速IC下方能否布线还是应该保留完整局部地平面
高速IC下方能否布线还是应该保留完整局部地平面
高速IC下方能否布线还是应该保留完整局部地平面
PCB设计规范与指南, 电磁兼容 EMC, 高频高速PCB设计 by xfire
pcb设计规范电磁兼容高速电路设计
高速IC下方能不能布信号线?这是我们布线时经常会碰到的情况。有时IC的网络功能引脚在上方,而由于结构的限制,需要连接的网络器件出现在了IC的下方,能否直接在IC下边走线穿过去?如下图所示:
在IC下边保持完整的局部地平面可以减少IC的EMI辐射,IC下方由于封装pin脚间距过细,在IC下方TOP层的覆铜往往会形成孤岛铜皮,这时我们需要使用足够的过孔via将该孤岛铜皮与地主平面进行良好连接,而该主地平面尺寸至少需要比IC的封装面积扩大1/4英寸,约6.35mm。
在IC下走线,不仅不方便维修调试检查,而且IC下边的走线还会受到IC自身的EMI辐射影响。
高速IC下方能否布线还是应该保留完整局部地平面
声明:以上内容来自用户投稿及互联网公开渠道收集整理发布,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任,若内容有误或涉及侵权可进行投诉: 投诉/举报 工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。