首页 > 代码库 > v3学院带您一起学习FPGA
v3学院带您一起学习FPGA
本文为原创,转载请注明!
课程名称:双buffer乒乓操作
项目概况:使用FPGA内部ram作为缓冲器,实现对外部数据流的缓存;为了提升数据的传输及处理速度,在此节课中将用到两个ram进行乒乓操作。
结构框图:
效果描述:本实验做到了使用低速模块处理高速数据流,可以将缓冲的数据在没有停顿的情况下送入到数据流处理模块进行处理。
应用案例:在我们做FPGA开发时,为了能更好的处理一下数据流,会经常进行一些数据的缓存,在此节课中让学员能够建立一些数据缓存的概念;乒乓操作是一种经常使用的数据流处理技巧,可以在不停歇的情况下对数据流进行切换处理。
如:PCI总线DMA传输方案设计:数据输入到乒乓RAM缓冲区,乒乓切换信号通知CPU数据准备好,CPU通过PCI桥的控制状态寄存器判断PC端是否备妥,如PC备妥则配置并启动DMA控制器,DMA控制器读口从乒乓RAM中读数据,写口将数据写至PCI总线访问端,PCI总线接口单元申请并获得PCI总线访问权,将数据送上PCI总线。
上海v3学院,国内最专业的FPGA培训机构,xilinx全球培训中心欢迎您!
v3学院带您一起学习FPGA
声明:以上内容来自用户投稿及互联网公开渠道收集整理发布,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任,若内容有误或涉及侵权可进行投诉: 投诉/举报 工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。